更新時間:2025-05-08
計算機組成原理與系統(tǒng)結(jié)構(gòu)實驗儀是一款創(chuàng)新性教學(xué)設(shè)備,采用八位機+十六位機雙模式架構(gòu),通過可切換的CPT16 FPGA擴展板實現(xiàn)技術(shù)升級。八位機模式采用TTL74系列器件與CPLD構(gòu)建可視化模型機,支持微程序/組合邏輯雙控制器;十六位機模式基于EP1C6Q240C8N FPGA芯片,配備64K×16位存儲器,可完成VHDL編程的CPU設(shè)計。
免費咨詢:021-56311657
一、計算機組成原理與系統(tǒng)結(jié)構(gòu)實驗儀-概述:
CPTH+計算機組成原理與系統(tǒng)結(jié)構(gòu)實驗儀是我公司最新推出的八位機帶十六位機接口的計算機組成原理和系統(tǒng)結(jié)構(gòu)實驗儀。CPTH+在原CPTH主板的基礎(chǔ)上增加十六位機接口,通過選配CPT16十六位機擴展實驗板(也稱FPGA實驗板),完成十六位機計算機組成原理實驗。
CPTH+主板以八位機模式,用TTL74系列器件+CPLD構(gòu)建模型機部件,讓學(xué)生以可視方式觀察CPU內(nèi)各部件工作過程和模型機的實現(xiàn)。CPT16_1C6實驗板以十六位機模式,用15萬門EP1C6Q240C8N FPGA芯片構(gòu)建模型機所有部件,并配置64K×16位存儲器,在對八位機了解的基礎(chǔ)上,讓學(xué)生對十六位計算機組成原理有更深刻的理解,實現(xiàn)質(zhì)的飛躍,為FPGA設(shè)計CPU打下基礎(chǔ)。
二、系統(tǒng)使用
CPTH+有兩種使用方式:八位機和十六位機兩種實驗方式。
(1)八位機方式:
CPTH+主板是八位機模式,只需把通信選擇開關(guān)“KT"撥向“CPTH"一側(cè),即可構(gòu)成八位計算機組成原理和系統(tǒng)結(jié)構(gòu)的實驗系統(tǒng)。具體使用詳見《CPTH計算機組成原理和系統(tǒng)結(jié)構(gòu)實驗指導(dǎo)書》。
(2)十六位機方式:
把選配的CPT16十六位機擴展實驗板,對應(yīng)插入“CPTH+主板"上的座,然后把通信選擇開關(guān)“KT"撥向“CPT16"一側(cè),即可構(gòu)成十六位計算機組成原理的實驗系統(tǒng)。具體使用詳見《CPTH+_1C6 十六位機擴展實驗板使用手冊》說明。
三、八位機簡介
(一)系統(tǒng)特點
(1)先進的硬件設(shè)計,充分展示計算機結(jié)構(gòu)模型,每個模塊均有數(shù)碼管實時監(jiān)視,模塊間線條明快,數(shù)據(jù)/指令流向一目了然。
(2)完善的硬件配置,實驗電路以分立器件為主,同時配備CPLD,支持部分模塊的重構(gòu)。
(3)開放的軟硬件設(shè)計,支持用戶新建指令/微指令的系統(tǒng)設(shè)計。
(4)控制器的有機結(jié)合,只需撥動選擇開關(guān),就可實現(xiàn)微程序或組合邏輯控制的切換。
(5)提供多種工作方式,支持手動、聯(lián)機、軟件模擬三種實驗方式。
(6)提供三總線接口和鎖緊插座,支持I/O擴展。
(7)提供多種指令系統(tǒng),支持基本模型機、指令流水線、RISC模型機實驗。
(8)強大的指令功能,支持多種尋址方式和中斷、子程序調(diào)用等。
(9)豐富的調(diào)試手段,具有單步、微單步、運行、暫停等功能。
(10)提供聯(lián)機調(diào)試軟件,自帶編譯器、支持匯編語言源程序調(diào)試,圖形化動態(tài)顯示計算機結(jié)構(gòu)模型的數(shù)據(jù)/指令流向,方便用戶觀察指令、微指令運行過程。
(11)提供30路邏輯分析波形圖,可讓學(xué)生在實驗時實時地觀測到指令與時序的關(guān)系,可有效的提高教學(xué)效果。
(12)實驗儀提供LCD液晶顯示,通過實驗儀或PC機鍵盤,在線動態(tài)修改寄存器、程序/微程序計數(shù)器、程序/微程序存貯器的內(nèi)容。
(13)實驗儀提供串口/USB接口,聯(lián)接PC機仿真調(diào)試。
*(14)對于CPTH+的用戶,可選配我公司廠生產(chǎn)的CPT16十六位機擴展板,完成十六位計算機組成原理實驗,詳見《CPT16十六位機擴展板簡介》。
(15)強大的軟件模擬調(diào)試功能
“軟件模擬調(diào)試"是指無硬件的情況下,只利用計算機即可進行八位機的編輯、編譯、改錯、調(diào)試。計算機組成原理是一門實踐性很強的學(xué)科,長期以來學(xué)時的緊缺成為該科目的主要矛盾。學(xué)校即使能做到“人手一機",也不可能讓學(xué)生把實驗設(shè)備帶出實驗室,也不可能二十四小時開放。“軟件模擬調(diào)試"為讓實驗室向?qū)W生寢室、實驗課時向業(yè)余時間延伸提供了條件,同時也確保了實驗室的有效管理,因為“軟件模擬調(diào)試"只需給學(xué)生一張光盤/U盤即可運行。這已成為很多學(xué)校采用的實驗方式。
(二)系統(tǒng)組成
系統(tǒng)由實驗主板、仿真調(diào)試軟件、內(nèi)置開關(guān)電源組成。
實驗主板有:累加器A,暫存器W,運算器ALU,直通D/左移L/右移R單元,寄存器組R0—R3,中斷向量IA,堆棧ST,程序計數(shù)器PC,地址寄存器MAR,輸入IN,輸出OUT,存貯器EM,微地址UPC,指令寄存器IR,微程序控制器uEM,組合邏輯控制單元,三總線接口,40芯鎖緊擴展座、二進制開關(guān)電平輸出/顯示,邏輯筆、管理單片機89S52、4×6鍵盤,字符式LCD,RS232/USB通訊接口,* CPT16十六位機擴展接口,通信選擇開關(guān)。
(三)實驗項目
(1)寄存器讀寫實驗
(2)運算器八種運算實驗
(3)數(shù)據(jù)輸出/移位實驗
(4)UPC實驗
實驗1:UPC加1實驗
實驗2:UPC打入實驗
(5)PC實驗
實驗1:PC加1實驗
實驗2:PC打入實驗
(6)存貯器讀寫實驗
(7)微程序讀寫實驗
(8)中斷實驗
(9)模型機綜合實驗(微程控制器)
實驗1:數(shù)據(jù)傳送/輸入/輸出實驗
實驗2:數(shù)據(jù)運算實驗(加/減法/或)
實驗3:移位/取反實驗
實驗 4:轉(zhuǎn)移實驗
實驗 5:調(diào)用實驗
實驗 6:中斷實驗
實驗 7:指令流水實驗
實驗 8:RISC模型機
(10) 組合邏輯控制器實驗
(11) 設(shè)計指令/微指令系統(tǒng).
(12) 擴展實驗
實驗1:8255擴展I/O口實驗
實驗 2:8253擴展定時器實驗
注:實驗(1)…(8)為手動微代碼控制,(9)…(12)為微程序或組合邏輯控制.
四、十六位機(FPGA)簡介
(一)主要功能
FPGA(CPT16_1C6)實驗板主要是基于EDA設(shè)計的計算機組成原理的實驗板,它的核心器件是Altera公司的Cyclone 系列15萬門EP1C6Q240C8N的FPGA芯片。用該FPGA實驗板,通過VHDL語言編程,可設(shè)計16位機的部件和模型機,學(xué)生將設(shè)計好的電路下載到FPGA芯片上,實現(xiàn)16位機的部件和模型機功能;也可完成其它設(shè)計性實驗和課程設(shè)計實驗。
(二)硬件組成
(1)AT89S52單片機,主要用于接收PC機命令,完成16位程序存儲器讀寫,管理模型機運行、暫停等功能。
(2)ispLSI 1032E是邏輯控制芯片,負責(zé)單片機和模型機總線切換。
(3)EP1C6是模型機主控芯片,相應(yīng)管腳已連好,JTAG (By.II)是EP1C6芯片的標配下載接口,再配合FPGA實驗板的PC機調(diào)試軟件,可方便地進行各種實驗。
(4)IDT71V016是64K×16位存儲器,是模型機的程序存儲器,能保存大容量程序。
(5)六位8段數(shù)碼管,用于顯示模型機內(nèi)部寄存器、總線的值,在設(shè)計時可將需要觀察的內(nèi)部寄存器、總線值送A,再通過OUT指令送到數(shù)碼管顯示。三只GAL16V8是六位數(shù)碼管16進制譯碼器。
(6)L7~L0是8個發(fā)光二極管,用于顯示模型機內(nèi)部狀態(tài),例如:進位標志、零標志、中斷申請標志等。
(7)K0(7…0)~K4(7…0)是40個開關(guān),用于輸入外部信號,例如,在做單步實驗時,這些開關(guān)可用來輸入地址總線值、數(shù)據(jù)總線值、控制信號等。
(8) EP1C6 右方的EX1座表示46 個擴展的IO 信號,當(dāng)實驗中需要另外的輸入輸出腳時可以使用這些擴展腳。
(三)實驗項目
(13)十六位ALU 實驗
(14)十六位寄存器實驗
(15)十六位寄存器組實驗
(16)十六位指令計數(shù)器PC 實驗
(17)中斷控制實驗
(18)十六位模型機的總體實驗
上海茂育科教設(shè)備有限公司
地址:上海市普陀區(qū)祁安路88-6號
主營產(chǎn)品:好氧堆肥實驗裝置,廢水SBR處理實驗裝置,氣浮實驗裝置,平流式溶氣加壓氣浮實驗裝置
公司版權(quán)所有 備案號:滬ICP備13020377號-4 總訪問量:145165 站點地圖 技術(shù)支持:化工儀器網(wǎng) 管理登陸